Xeon Tanner

Seconda versione del processore Xeon, mirata espressamente ai server e prodotta nella prima metà del 1999 con tecnologia tradizionale (0,25 micron) ma frequenze superiori, e in seconda battuta, e nella seconda metà, con una tecnologia a 0,18 micron e frequenze elevatissime. Data dÆintroduzione giugno 1999 Frequenza di clock (MHz) 500 - 700 MHz Velocità del bus (MHz) 100 MHz Cache di primo livello integrata 64 KByte Cache di secondo livello integrata 512 KByte - 1 MByte - 2 MByte Architettura interna 32 bit Bus esterno 64 bit Modello di elaborazione tripla unità di calcolo che elabora in parallelo istruzioni semplici (RISC) ridotte da istruzioni e complesse (CISC) e predice la direzione delle istruzioni future Calcolo in virgola mobile integrato sì Memoria reale indirizzata 64 GByte Tecnologia di memoria SDRAM PC100 Possibilità di multiprocessing due e quattro processori in parallelo Estensioni MMX Bus di espansione PCI a 32 bit, 33 MHz, 132 MByte/sec PCI a 64 bit, 33 MHz, 264 MByte/sec Numero di transistor 7,5 milioni Tecnologia del processo 0,25 - 0,18 micron (a 70 MHz) CMOS Numero di piedini 330 Tipo di contenitore cartuccia per Slot 2

Glossario dei termini dell'informatica a cura di Roberto Mazzoni
Tutti i diritti riservati